论坛风格切换
正版合作和侵权请联系 sd173@foxmail.com
 
  • 帖子
  • 日志
  • 用户
  • 版块
  • 群组
帖子
购买邀请后未收到邀请联系sdbeta@qq.com
  • 2016阅读
  • 0回复

[硬件资讯]ARM 64位处理器架构ARMv8技术浅析 [复制链接]

上一主题 下一主题
离线月月
 
发帖
*
今日发帖
最后登录
1970-01-01
只看楼主 倒序阅读 使用道具 楼主  发表于: 2011-11-02 06:48:06
   q3`t0eLZ  
   z, [ +  
  当地时间10月25-27日,ARM在美国加州圣克拉拉举行了一场技术大会“ARM TechCon 2011”,正式宣布了自己的第一款64位处理器架构“ARMv8”。ARM公司院士、首席架构师Richard Grisenthwaite随即对新架构做了比较深入的技术讲解。 )K~nZLULY  
   YyIt-fPZ  
zn|}YovY+  
   JB<4 m4-  
.~J^`/o  
   PAkW[;GSDh  
Sdp1h0E}7=  
   }R$%MU5::  
  ARM表示,ARMv8 ISA(指令集架构)的引入只是其64位产品发展途中的第一步,计划今年提供GNU工具和64位Linux系统内核,并发布新的标准规范和模型,然后2012年着重开发完善生态系统,2013年及以后陆续放出原型系统。 NO ^(D+9  
   :cTi$n  
  ARMv8完全向下兼容现有的32位ARMv7软件,而且运行于ARMv8上的64位操作系统也可以简单、高效地支持现有的32位软件。但愿向下兼容不会成为ARM的累赘。 #Gx@\BE{  
   *Y Ox`z!R  
A_%w (7o"  
   ^iNR(cwgX  
  ARMv8是下一个版本的ARM处理器架构,在32位指令的基础上增加64位操作能力,拥有AArch32、AArch64两种执行状态,而且都专注于ARM最擅长、最让人喜欢的高能效。 l<0V0R(  
   zdCt#=QV?R  
JK4  @  
   D$HxPfDZ  
  ARM处理器架构历史演化图:ARMv8集成了之前的各种技术特性,尤其是兼容ARMv7-A的关键特性。 xh0!H| R  
   $G3P3y: [  
*?{)i~  
   /l L*U  
  AArch32、AArch64分别采用A32+T32、A64指令集,均包含标量浮点单元和高级SIMD。 6F2}|c  
   RMXP)[  
wr`eBPu  
   v;S JgZK  
  ARMv8现在还只是个概念,ARM自己还没有宣布任何时机产品,仅仅给开发人员提供了一个预览,需要很长的时间去开发、去构筑整个生态系统,包括ARM自己及其合作伙伴的共同努力,因此ARMv7-A架构仍然有着广阔的发展天地。ARMv8的完整规范将在2012年下半年公布。 DcS~@ ;  
   \T0`GpE  
zx27aZ[  
   A Ho<E"R\  
  ARM透露说,早在2007年他们就已经开始了64位架构的开发工作,而之所以到现在才正式宣布,是因为需要考虑的因素太多太多,包括解决超大虚拟寻址空间的支持、预测ARM传统市场的未来需求、拓展ARM的市场空间等等。 m`Z4#_s2  
   qcqf9g  
*h Ur E  
    l}JVRU{  
  AArch64是一套新的指令集,支持ARMv7架构中的所有功能,包括TrustZone、虚拟化等等,而且内存翻译系统也是基于ARMv7而来的,采用LPAE表格式,翻译表寄存器最高支持48位虚拟寻址。 4"{q|~&=:$  
   fOfp.`n  
Hogr#Sn2  
   Y3?kj@T`i  
  AArch64指令集的长度固定为32-bit,在语法上也和AArch32基本一样,只在必要的地方做了修改,此外随时都可以访问31个通用寄存器,而且宽度都是64-bit的。 /=%4gWtr  
   95}"AIi  
[img]http://news.mydrivers.com/Img/20111031/S2011103105280988.jpg[/img]
V;$lgTs|'  
   ,Fb#%r%  
  A64、A32不同之处在于,新指令都支持64-bit操作,条件指令要少得多,没有任意长度的载入/存储多重指令。 0/c4%+ Ln  
   tZJKB1#WbP  
[img]http://news.mydrivers.com/Img/20111031/S2011103105293340.jpg[/img]
.$Y[>9  
   @I%m}>4Jm  
  A64的高级SIMD和浮点指令集与A32基本类似,高级SIMD同样共享浮点寄存器文件,并有三处重要改进:32个128-bit宽度寄存器、支持双精度浮点执行、完整支持IEEE754标准。 bkb}M)C  
   fYwumx`J  
[img]http://news.mydrivers.com/Img/20111031/S2011103105293359.jpg[/img]
;kY=}=9  
   5QlJX  
  A64的通用寄存器文件和媒体寄存器文件。 )[A}h'J)  
   Xr@0RFdr[  
[img]http://news.mydrivers.com/Img/20111031/S2011103105293377.jpg[/img]
M:ttzsd  
   U9Sp$$L  
  指令级支持加密AES、SHA-1、SHA-256。 1Z`zdZs  
   #]9yzyb_y  
[img]http://news.mydrivers.com/Img/20111031/S2011103105293395.jpg[/img]
 ST{<G  
   )9}z^+TH  
  意外模型。有四种意外级别,EL3到EL0。 uJi|@{V  
   {L#Pdj{  
[img]http://news.mydrivers.com/Img/20111031/S2011103105293415.jpg[/img]
\hg12],#:@  
   xSw ^v6!2  
  分组寄存器。 'Ic$p>  
   #fQStO  
[img]http://news.mydrivers.com/Img/20111031/S2011103105303596.jpg[/img]
Jg@PhN<9  
   HH^eEh4g  
  意外模型结构图。 ?]:3`;h3  
   }_K7}] 1  
[img]http://news.mydrivers.com/Img/20111031/S2011103105303621.jpg[/img]
ondF  
   ,2"-G";!f\  
  意外模型命名规则。 < }G7#xg  
   Wfp[)MM;  
[img]http://news.mydrivers.com/Img/20111031/S2011103105303646.jpg[/img]
ri6_u;Ch  
   K"eW.$  
  MMU内存管理单元支持:最高48位虚拟寻址,最大16EB容量。 (Ori].{C.J  
   5MT$n4zKu  
[img]http://news.mydrivers.com/Img/20111031/S2011103105303668.jpg[/img]
8@Pv nOL  
   WJ8i,7  
  页面表信息。 9|fg\C  
   fs\l*nBig  
[img]http://news.mydrivers.com/Img/20111031/S2011103105303688.jpg[/img]
LyH{{+V  
   u[})|x*N  
  AArch64/AArch32架构关系。 tAefBFu  
   ,,OO2EgZ`  
[img]http://news.mydrivers.com/Img/20111031/S2011103105311410.jpg[/img]
#3leMZ6  
   Hz `aj  
  ARM特别强调说,ARMv8新架构并不意味着AArch32的终结,事实上后者还有所增强,带来了多项与寄存器宽度无关的新功能。 z1K@AaRx  
   OW;]= k/(  
   8HDYA$L