论坛风格切换
 
  • 帖子
  • 日志
  • 用户
  • 版块
  • 群组
帖子
购买邀请后未收到邀请联系sdbeta@qq.com
  • 1129阅读
  • 0回复

[硬件资讯]稍微变大了:Trinity APU核心面积披露 [复制链接]

上一主题 下一主题
离线月月
 
发帖
*
今日发帖
最后登录
1970-01-01
只看楼主 倒序阅读 使用道具 楼主  发表于: 2012-01-11 08:36:22
   _J#Hq 'K  
   W;*vcbP  
  SemiAccurate上周末曝光了AMD Trinity APU的第一张内核照片,但仅仅是一张图而已,没有透露更多细节,不过Charlie Demerjian老兄最终还是忍不住了。 _ 25]>D$  
   {+59YO  
  首先,不用说明也可以看出,Trinity APU将会集成两个Piledriver模块,也就是四个增强版推土机核心,面积上可能会比四个Stars核心更小一些。 E&=?\KM  
   :)S4MoG  
  顶部的DDR3内存控制器、UVD解码器、北桥模块和底部的PCI-E控制器、显示控制器都和Llano APU非常相似,但也略有不同。已知的是Trinity APU将会支持更高频率的DDR3-2133,看起来似乎也有可能支持PCI-E 3.0。 {;gWn' aq  
   =<tEc+!T3  
  占据最大面积、也是最关键的GPU图形核心部分,不出意外应该是六个VLIW4架构的流处理器阵列,也就是总共384个流处理器。这相比于VLIW5架构Llano APU中的400个少了一些,但是新架构的效率更高,而且频率势必也会更高,这才能达到AMD给出的提升30%的目标。 x=<>%m5R  
   F}mwQ%M  
  Trinity APU仍将采用GlobalFoundries 32nm工艺制造,核心面积大致为240平方毫米,相比228平方毫米的Llano APU大了约5% U-:Z ^+Y  
   ) x $Vy=  
f\_Q+!^  
   >I ; #BE3  
   bpCe&*\6K  
   Ft>8 YYyU  
   /9gMcn9EB