西门子公司Mentor推出了ModelSim 10.6d,统一的调试和仿真环境为当今的FPGA设计人员提供了高效的工作环境。 此版本中包含的新功能: - 改进的Verilog / VHDL性能和优化
- 改进的分析工具(选项) 关于Mentor Graphics ModelSim。 Modelsim HDL仿真器为FPGA客户提供了简单经济的方式来加速FPGA开发,实验室培养和测试。许多FPGA设计人员在充分审查其设计之前都会去实验室。这意味着实验室中几周甚至几个月的低效调试时间。实验室测试对设计中信号的可见性有限。这可能需要8个小时才能完成一个地方和路线,只需检测额外的信号或修复一个小错误。通过仿真,调试环路更快,并且可以完全查看设计中的信号。在进入实验室之前,仿真可以实现更高质量的FPGA设计,从而使实验室调试期间花费的时间更加高效和专注。 除了支持标准HDL,ModelSim还提高了设计质量和调试效率。ModelSim屡获殊荣的单内核模拟器(SKS)技术可在一种设计中实现VHDL和Verilog的透明混合。它的体系结构允许独立于平台的编译,具有本机编译代码的出色性能。 图形用户界面功能强大,一致且直观。所有窗口都会在任何其他窗口中自动更新活动。例如,在Structure窗口中选择设计区域会自动更新Source,Signals,Process和Variables窗口。您无需离开ModelSim环境即可编辑,重新编译和重新模拟。所有用户界面操作都可以编写脚本,模拟可以批量或交互模式运行。ModelSim模拟行为,RTL和门级代码,包括VHDL VITAL和Verilog门库,其时序由标准延迟格式(SDF)提供。 关于Mentor Graphics。 Mentor Graphics Corporation是电子硬件和软件设计解决方案的全球领导者,为世界上最成功的电子,半导体和系统公司提供产品,咨询服务和屡获殊荣的支持。该公司成立于1981年,上一财年的收入超过11.5亿美元。公司总部位于俄勒冈州威尔逊维尔市西伯克路800号,邮编97070-7777。 产品: Mentor Graphics ModelSim 版本: SE 10.6d 支持的体系结构: x64 网站主页: www.mentor.com语言:英语系统要求: PC 支持的操作系统: Windows 7甚至更高版本: 786.3 mb本部分内容设定了隐藏,需要回复后才能看到
[ 此帖被小爱在2018-11-18 23:48重新编辑 ]